Matlab pentru a vhdl

Generator de DSP biblioteca SignalCompiler bloc reads Simulink model de fişiere (. Lei) şi a scrie în fişierele VHDL Tcl şi script-uri de hardware pentru punerea în aplicare şi simulare.HDL Acest design poate fi apoi sintetizat pentru punerea în aplicare în @ ltera II Apex, Apex E, FLEX 10K, FLEX 6000, si Mercury aparat de familii.http://www.mathworks.com/products/connections/product_main.shtml?prod_id=368

 
@ vnet se ocup numai de companiile mari, cu buzunare şi nu se va face cu mai mici entităţi.

De asemenea, pentru dealerul oficial.

Nu este o idee despre ceea ce EVB.

- Jayson

 
Poate a generat coduri de Xilinx sistem generator şi @ ltera Dspbuilder
fi utilizate pentru ASIC design de asemenea?

 
corgan a scris:

Poate a generat coduri de Xilinx sistem generator şi @ ltera Dspbuilder

fi utilizate pentru ASIC design de asemenea?
 
Jayson wrote:

@ vnet se ocup numai de companiile mari, cu buzunare şi nu se va face cu mai mici entităţi.
 
Salut

Puteţi face conversia Simulink pe bază de modele în VHDL, folosind sistemul de Generatorul de la MathWorks care dă VHDL netlist direcţionate pentru Xilinx FPGA's

toate cele bune
Sidar

hi all
e acolo, orice software care transformă Matlab cod pentru a vhdl?
Cum pot sa-l aduc?
toate cele bune
baa110 [/ quote]

 
Ooops ....Cred că am cerut ceva pentru accelfpga că nu pot să solicite aici?ASIC

 
Instrumente cum ar fi DSP Generator de la @ ltera sau sistem generator de la Xilinx poate fi utilizat pentru a genera codul de HDL direct din Simulink Blockset.Ambele instrumente de atât nu sunt un fel de înalt nivel de sinteză instrumente, întrucât de la compilator AccelChip efectueaza la nivel înalt de sinteză din Matlab cod.

 

Welcome to EDABoard.com

Sponsor

Back
Top