de fixare violare de instalare folosind oblic ceas

A

asicengineer1

Guest
Salut,
ar fi posibil să se elimine încălcarea setup prin introducerea de ceas oblic intenţionat în proiectarea şi anume în cazul în care fereastra de configurare este în mod eficient împins un pic mai mult decât la acea parte a fluxului de cazul în care există o încălcare de configurare?

 
Parlament Europejski uchwalił dziś rezolucję o wezwaniu Google'a do oddzielenia wyszukiwarki od innych swoich usług internetowych. Ta bezprecedensowa decyzja z pewnością odbije się na świecie szerokim echem.

Read more...
 
Salut,

Răspunsul este unul yes.but ar trebui să utilizeze această cazul în care aceste este de încălcare mici suma în această cale, dar dacă u have huge amount de încălcare nu faceţi acest lucru.

cu respect,
ramesh.s

 
Acest lucru ar trebui sa fie ok, dar poate ajunge cu încălcarea aşteptare.Deci, păzeşte-te

<img src="http://www.edaboard.com/images/smiles/icon_wink.gif" alt="Wink" border="0" />
 
Este o orice alt mod de stabilire a încălcări de configurare din P & R debit?

 
Reducerea de date întârziere cale cât mai mult posibil.Există câteva tehnici pentru că place

~ Sus / jos dimensionarea celulelor
~ Adăugarea / eliminarea tampoane
~ Plasarea Schimbarea de celule (cu excepţia F / F, după CTS)
~ Descrescător întârziere Diafonie de spaţiere / rutare lărgirea
, etc

 
Ya puteţi adăuga oblic, în ceasul de a elimina înfiinţat încălcarea dar ar trebui să se facă numai în cazul în calea următor este având slack mai pozitiv ..
Dar trebuie să fiţi atent în timp ce face acest lucru, deoarece aceasta poate provoca deţine violare

 
Max greblă şi shelk,

Aţi putea explica un pic mai mult despre motivele pentru care acest lucru poate cauza deţine violare?pe care DFF?

Mulţumesc foarte mult!

 
Pot exista mai mult de o cale prin logica combinationale între cele două FFS.Noi considerăm calea maxim de întârziere între cele două FFS pentru configurare şi calea de minim de întârziere pentru încălcări aşteptare.Deci, dacă vom creşte oblic pozitive, putem evita încălcarea setup cu privire la calea maxim de întârziere.Dar acest lucru poate afecta cerinţa de a deţine calea întârziere minimă în cazul în care oblic este foarte mare sau în cazul în care datele cerute de timp pentru a evita setup şi ţineţi încălcare sunt foarte închise unele de altele.

 
tine
Acest lucru poate fi făcut cu siguranţă.Având în 3 FFS adiacente reciproc şi dacă nu există moale pozitivă între FFS primul şi, dacă este moale-ive între alte două, apoi ceas de chix prima se poate face mai rapid şi ceasul de chix treia se poate face lent.În acest fel putem creşte fereastra de instalare.

 
Dacă vom creşte oblic pozitiv, atunci marginea de captare va fi întârziată astfel încât să putem îmbunătăţi înfiinţat.
Dar, în acelaşi timp, datele trebuie să fie valabilă pentru mult timp pentru flipflop adică în primul rând, în momentul ţineţi este crescută atât există şanse de timp deţin violations.the oblic vor fi adăugate în timp deţin pentru prima ff.
.

 

Welcome to EDABoard.com

Sponsor

Back
Top