teste hardware-ul folosind Spartan XILINX 3 bord

S

syedahmar

Guest
Bună ziua tuturor!
am de lucru la un proiect şi i-au fost atribuite o sarcină şi am nevoie de ajutor în asta.
De fapt, eu am conceput un modul în care există 4 32-bit 1K FIFO desth lui.Totul este working fin şi i sînt chiar în măsură să program utilizând JTAG, dar acum angajaţii mei să mă testa nivelul de athardware.I-am spus inginerul meu că există număr foarte mare de pini ca 32 ace de datele de intrare, unele scrie permite insigne, etc
Inginer a spus că aveţi posibilitatea să scrieţi un cod, care atribuie toate datele de test şi scrie-l la FPGA în timpul fazei de programare şi apoi de ieşire pot fi verificate.Acum, cum a putea i atribuie valori în locaţii de memorie în cod.Şi sugestiile orice ASTO Cum pot verifica modul de ansamblu, la nivel hardware-ul folosind Spartan disponibile 3 placi ?????
i într-adevãr într-adevãr nevoie de ajutor

<img src="http://www.edaboard.com/images/smiles/icon_sad.gif" alt="Trist" border="0" />

Adăugat după 3 minute:si am bord au este Spartan-3 Starter Consiliul de produse de DIGILENT

 
Ti-u deduce FIFO dumneavoastră sau a făcut u utiliza un VHDL Instanţiere de şabloane?

În cazul în care u folos u al doilea poate să precizeze conţinutul iniţial în cazul în memorie:
http://toolbox.xilinx.com/docsan/xilinx7/books/data/docs/lib/lib0325_311.html # wp1001508

De asemenea, utile:
http://toolbox.xilinx.com/docsan/xilinx7/help/iseguide/mergedProjects/constraints_editor/html/ce_p_initialize_blockram.htm

şi

http://www.xilinx.com/bvdocs/appnotes/xapp463.pdf

 
Eu am folosit generatorul de bază de IP pentru a genera o ffio unică şi apoi mi-am folosit Verilog şablon .....Adăugat după 5 ore şi 41 de minute:OK lasa-ma sa reformulez întrebarea mea în cuvinte mai clar .....
Vreau să testeze designul meu si am o Spartan 3 Starter bord (DIGILENT )...... În modul meu, vreau să directe pinii de intrare anumite switch-uri şi unele pinii de ieşire pentru a LED-uri de pe placa de ... ...i know ceva de a face cu adăugarea unui fişier constrângere dar vreau să ştiu dacă acolo is orice tutorialul sau orice sugestie cu privire la modul de a face acest lucru .....
Plz help ....

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Zâmbi" border="0" />
 
Bine, cred că acum am înţeles.

U a putea găsi un tutorial scurt aici:
http://www.xilinx.com/publications/products/cpld/logic_handbook.pdf

Poate u pot efectua, de asemenea, o simulare P & R pentru primul test.

Pentru un test complet al FIFOs dumneavoastră în HW mi-ar folosi UART.

Mai multe informaţii de constrângere:
http://toolbox.xilinx.com/docsan/xilinx7/books/docs/cgd/cgd.pdf

 
syedahmar a scris:

În modul meu, vreau să directe pinii de intrare anumite switch-uri şi unele pinii de ieşire pentru a LED-uri de pe placa de ......
cum se face acest lucru .....

Plz help ....
<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Zâmbi" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top