Ring Oscilator cu STD-cell

F

fiber7

Guest
Bună tuturor.

Suntem în prezent folosiţi MOSIS IBM 0.13um cu Artisan-celule libs STD (Digital debit).

În noastre de design, avem nevoie pentru a introduce o sursă de ceas, dar nu avem timp şi capacitatea de a proiecta un PLL.

Ceea ce am dori să facem este de a proiecta un inel Oscilator folosind celule invertoare std.
Ştiu că această soluţie este departe de a fi stabile, dar pentru noi ar fi suficient pentru a avea un * un fel de ceas *.

Aş dori să cunosc opinia dumneavoastră despre asta, şi, eventual, toate sfaturi pentru a reuşi în această sarcină.

Vă mulţumim!

Iznoavă

 
Puteţi utiliza celule de întârziere (de obicei, acest celulare standard este inclus în majoritatea bibliotecilor) şi un invertor.
După care se adaugă separator cu 2 pentru a obţine raportul de taxe de 50%.

 
Vă mulţumim FOM!

Crezi că ar trebui să trateze oscilator cu inelul ca un bloc * * analogic, adică puterea de a crea inele în jurul acestui bloc ca se presupune a fi analogice pentru blocuri reale?

Noroc.

Iznoavă

 
fiber7 a scris:

Bună tuturor.Suntem în prezent folosiţi MOSIS IBM 0.13um cu Artisan libs STD-cell (Digital debit).În noastre de design, avem nevoie pentru a introduce o sursă de ceas, dar nu avem timp şi capacitatea de a proiecta un PLL.Ceea ce am dori să facem este de a proiecta un inel Oscilator folosind invertoare STD-celulă.

Ştiu că această soluţie este departe de a fi stabile, dar pentru noi ar fi suficient pentru a avea un * un fel de ceas *.Aş dori să cunosc opinia dumneavoastră despre asta, şi, eventual, toate sfaturi pentru a reuşi în această sarcină.Vă mulţumim!Iznoavă
 
acest afla pe performanţa OSC.sale atât de simplu pentru a proiecta un oscilator cu delaycells confirma. dar putem ca sa nu o OSC bun cu bruiaj scăzut.

 

Welcome to EDABoard.com

Sponsor

Back
Top