B
Buenos
Guest
hi
Eu am 2 probleme cu analiza de sincronizare:
1.
Pentru sistemele de sincron, am găsit în appnotes, pe care le deţin calcula marjele de genul asta:
= T_o_delay - T_ih T_h_mar - T_skew
I dont înţeleg de ce nu acest lucru:
T_h_mar = T_clk / 2 T_o_delay - T_ih - T_skew
se pare că în primul caz, ei vor să schimbe datele de pe autobuz, după marginea acelaşi ceas, care eşantioane în receptor.Vorbesc despre SDRAM (date / adresa) şi DDR-SDRAM (autobuz adresa).După cum ştiu, ei schimba datele de la marginea care se încadrează, şi proba la marginea în creştere, astfel încât T_clk / 2 ar trebui să fie acolo pentru analiza deţin, şi, de asemenea, T_clk / 2 la analiza de instalare, în loc de T_clk * 1.
Am dreptate?
2.
La DDR-SDRAM, ceea ce este apăsat de date de ieşire oblic factor?(T_qhs)
Eu am 2 probleme cu analiza de sincronizare:
1.
Pentru sistemele de sincron, am găsit în appnotes, pe care le deţin calcula marjele de genul asta:
= T_o_delay - T_ih T_h_mar - T_skew
I dont înţeleg de ce nu acest lucru:
T_h_mar = T_clk / 2 T_o_delay - T_ih - T_skew
se pare că în primul caz, ei vor să schimbe datele de pe autobuz, după marginea acelaşi ceas, care eşantioane în receptor.Vorbesc despre SDRAM (date / adresa) şi DDR-SDRAM (autobuz adresa).După cum ştiu, ei schimba datele de la marginea care se încadrează, şi proba la marginea în creştere, astfel încât T_clk / 2 ar trebui să fie acolo pentru analiza deţin, şi, de asemenea, T_clk / 2 la analiza de instalare, în loc de T_clk * 1.
Am dreptate?
2.
La DDR-SDRAM, ceea ce este apăsat de date de ieşire oblic factor?(T_qhs)