operaţiunea de selecţie amperi într-un design PLL filtru activ

D

ddt694

Guest
Într-un filtru de design PLL activ, care amperi operaţiunea este popular?de intrare bipolare sau FET?
Bipolar amplificatoare de performanţă de zgomot este bun, la fel ca NE5534, OP27 etc zgomotul lor
toate sunt mai puţin de 4nV / (Hz) ^ 0.5.Amplificatoare de intrare FET au foarte mici de intrare prejudecată curente, dar performanţa de zgomot este rău.
Pentru VCO cu sensibilitate foarte mici (20Hz / V), ce tip de amperi ar trebui să fie selectate?

mulţumesc

 
De obicei nu este o problemă, dar aceasta depinde de configuraţie, şi anume, dacă topologie dvs. faza de comparator este pompa de taxa (vă încărcare / descărcare un condensator sau lăsaţi-l substain impuse de tensiune), trebuie să folosiţi un amplificator de intrare FET, pentru a reduce efectele de scurgere .Dacă aveţi nevoie de un OPAmp cu lăţime de bandă foarte mare, probabil, este mai bine să utilizaţi un dispozitiv bipolară.

Din moment ce există sute de OPAmps diferite (de asemenea, mixte de intrare FET / ieşire bipolară), va trebui să comerţului în afara costurilor vs de performanţă.

Câteva sfaturi:
1) Fii atent pentru a avea latime de banda suficient pentru a asigura OPAmp filtru activ nu te opri din lucru, atunci când aveţi într-adevăr nevoie de ea (adică la frecvenţa de ieşire de comparator, faza).

2) În funcţie de topologie dumneavoastră, luaţi în considerare utilizarea feroviar-la-dispozitive de transport feroviar de intrare, pentru a preveni inversie nedorite de ieşire.

3) prevăd un filtru RC LP după OPAmp de a reduce zgomotul şi orice altceva.

4) asigura o aprovizionare foarte curate de alimentare pentru VCO.

5) Asigurarea de referinţă de tensiune foarte stabila si linistita, la circuitul (dacă aveţi IT).

6) analizeze cu atenţie la bucla PLL câştig.

Doar pentru curiozitatea:
Care este frecvenţa de ieşire VCO?
De ce eşti îngrijorat de zgomot?
Cum se utilizează acest PLL (pentru recuperare de ceas, sau altceva)?

Pentru a vă ajuta despre OPAmp, este util să se ştie, de asemenea, faza de comparator, frecvenţa de ieşire, câştigul aveţi nevoie şi lăţimea de bandă bucla PLL.

 
hi, Smanetto
Vă mulţumim pentru atât de multe sfaturi utile.
Am avut un subiect de a cere ajutor cu privire la PLL design:
ftopic114064.html

Mulţi prieteni au avut da-mi ajute worthful.Subiect despre selecţie amperi op este diferită de faptul că unul, cred, deşi Reglaj este aceeaşi.

De referinţă este de 10MHz, producţia VCXO este de 70MHz.FPD este taxa de tip pompa - ADF4001 de la dispozitiv analogic.70MHz va fi utilizat ca referinţă un alt PLL lui.

Cu respect

 

Welcome to EDABoard.com

Sponsor

Back
Top