LPC Bus Interface

Z

Zhane

Guest
Im încearcă să facă o interfaţă de autobuz LPC de înregistrare a traficului de autobuz, ca urmare a keypresses.

Im folosire CLK de autobuz LPC ca procesul de ceasul meu.Dar se pare că semnalul LFRAME # este întotdeauna de mare şi niciodată nu drop scăzută.

Im folosire I / Os pe Spartan 3e FPGA de a face sondare.

Oricine are nici o idee ce pot face?

 
vă rugăm să furnizaţi diagrame momentul tranzacţiilor de autobuz de exemplu, citească şi să scrie ciclul de autobuz.

 
Ceas de acest autobuz se execută la 33MHz.

Sunt mirat dacă Im folosire I right / O, cu dreptul de setarea de a sonda ea

Im 'folosire LVTTL, conduce implicit şi a ucis implicit la sonda
Ne pare rau, dar ai nevoie de login pentru a vizualiza această ataşament

 
Puteţi verifica în DSO semnale.Prelevarea de probe alte semnale pe ceas LPC în creştere marginea ar trebui să nu pierdeţi nici un stat.

Dacă doriţi să includă periferice pe LPC, atunci va trebui să pună în aplicare stratul MAC în FPGA.Este nevoie în profunzime inderstanding din protocol.

 
MCS ceea ce este DSO?

Am proba-o pe marginea în creştere de autobuz LPC, dar Im nu sunt sigur ce este greşit, dar valorile de ieşire doesnt par a fi dreptul de alimentare

 
DSO = osciloscop digital de stocare,
alias bun vechi CRO (= osciloscop cu raze catodice)<img src="http://www.edaboard.com/images/smiles/icon_neutral.gif" alt="Neutru" border="0" />
 

Welcome to EDABoard.com

Sponsor

Back
Top