eroare în circuit eşantion apăsat

S

sj_helen

Guest
Am proiectat un opamp, care este folosit în Sampel de bază & Hold circuit.
, care poate ajuta la rezolvarea acestei probleme?<img src="http://i37.tinypic.com/15q50k8.jpg" border="0" alt="error in sample hold circuit" title="de eroare în circuit eşantion apăsat"/>ctrl1 pentru faza Exemplu, ctrl2 pentru Hold Faza

Circuitul se va termina proba şi deţine funcţia de comutaţie condensatori.
Există doar 2 condensatori în circuitele SH.Acestea sunt cele două diferenţial de eşantionare Condensatori care sunt conectate la intrările diferenţială a opamp respectiv.
În faza de mostre, intrările opamp sunt shorted şi conectate la VCM.ieşiri opamp sunt, de asemenea, shorted, dar nu este conectat la VCM.Două condensatori sunt de prelevare a probelor semnalele de intrare, respectiv, diferenţial.
În cală de fază, opamp intrări şi ieşiri sunt circuite deschise.Apoi, semnalul "" feţe ale condensatori sunt conectate la opamp ieşirile lui la aceeaşi parte.

Teoretic, în cală de fază, intrările opamp ar trebui să fie "Virtual solului", cu o valoare de tensiune este egală cu VCM.iar tensiunile de la ieşirile diferenţă ar trebui să fie exact la fel ca factori de producţie diferenţial.
Acum vine la două probleme:
1, în cală Faza, valoarea de tensiune de inputuri opamp lui nu sunt VCM, precum şi un pic mai mare decât VCM.
Deci, cum se acest lucru sa întâmplat?şi cum să se ocupe de această problemă?
2, de la prelevare şi ţineţi apăsat pentru primul semnal, atunci când este în faza eşantionului pentru semnal al doilea, ieşirile opamp ar trebui să fie shorted, iar valoarea de tensiune ar trebui să fie VCM.
Cu toate acestea, rezultatele de simulare nu a dovedit acest lucru.Simularea arată dacă semnalul deja terminat primul este la cel mai înalt nivel semnalului de intrare, apoi, în faza a doua probă, la nivel ouput de tensiune este mai mare decât VCM; întrucât, în cazul în care siganl finnished prima la valoarea cea mai scăzută, nivelul de ieşire este mai mic decât VCM.
modul în care face acest lucru sa întâmplat?şi cum să se ocupe de această problemă?

Multumesc mult.
Last edited by sj_helen pe 05 septembrie 2008 12:25; editat de 3 ori în total

 
Aceasta ar fi foarte util (şi mult mai mult mai uşor de răspuns) în cazul în care aţi putea oferi o diagramă circuit.
Regards LvW

 
pentru a LvW,

Multumesc pentru sfaturi.
Am adăugat deja un complot pentru a ilustra circuitul SH.

 
Am văzut, până în prezent, mai multe S & H diferite etape cu S / unităţi de C, cu toate acestea, circuitul de dvs. este nou pentru mine.Prin urmare, întrebarea mea: De unde provine circuitele de dvs.?
Sunteţi sigur că acesta ar trebui să funcţioneze aşa cum este?Poate fi mă înşel, dar mi-e dor de configurare unitatea câştig în modul de aşteptare.

 
LvW a scris:

Am văzut, până în prezent, mai multe S & H diferite etape cu S / unităţi de C, cu toate acestea, circuitul de dvs. este nou pentru mine.
Prin urmare, întrebarea mea: De unde provine circuitele de dvs.?

Sunteţi sigur că acesta ar trebui să funcţioneze aşa cum este?
Poate fi mă înşel, dar mi-e dor de configurare unitatea câştig în modul de aşteptare.
 
sj_helen a scris:

Am proiectat un opamp, care este folosit în Sampel de bază & Hold circuit.

, care poate ajuta la rezolvarea acestei probleme?<img src="http://i37.tinypic.com/15q50k8.jpg" border="0" alt="error in sample hold circuit" title="de eroare în circuit eşantion apăsat"/>

ctrl1 pentru faza Exemplu, ctrl2 pentru Hold FazaCircuitul se va termina proba şi deţine funcţia de comutaţie condensatori.

Există doar 2 condensatori în circuitele SH.
Acestea sunt cele două diferenţial de eşantionare Condensatori care sunt conectate la intrările diferenţială a opamp respectiv.

În faza de mostre, intrările opamp sunt shorted şi conectate la VCM.
ieşiri opamp sunt, de asemenea, shorted, dar nu este conectat la VCM.
Două condensatori sunt de prelevare a probelor semnalele de intrare, respectiv, diferenţial.

În cală de fază, opamp intrări şi ieşiri sunt circuite deschise.
Apoi, semnalul "" feţe ale condensatori sunt conectate la opamp ieşirile lui la aceeaşi parte.Teoretic, în cală de fază, intrările opamp ar trebui să fie "Virtual solului", cu o valoare de tensiune este egală cu VCM.
iar tensiunile de la ieşirile diferenţă ar trebui să fie exact la fel ca factori de producţie diferenţial.

Acum vine la două probleme:

1, în cală Faza, valoarea de tensiune de inputuri opamp lui nu sunt VCM, precum şi un pic mai mare decât VCM.- Ar putea fi taxa de injecţie?
Daca varia dimensiunea SW sau creşterea tensiune CK lui, are tensiunea de intrare variază, precum?2, de la prelevare şi ţineţi apăsat pentru primul semnal, atunci când este în faza eşantionului pentru semnal al doilea, ieşirile opamp ar trebui să fie shorted, iar valoarea de tensiune ar trebui să fie VCM.

Cu toate acestea, rezultatele de simulare nu a dovedit acest lucru.- Ai nevoie de a utiliza acest tensiunea de ieşire de la samplinig faza?
Ai utilizaţi OTA ideal pentru a simula sau non-OTA ideal?
La faza de prelevare a probelor, de intrare OTA este shorted de a VCM şi de ieşire este shorted împreună.
În cazul în care obţine CMFB dvs. este rapid şi rezonabile, ar trebui să nu fie prea departe de VCM.Multumesc mult.
 
Foarte practic, dispozitivul este declarat a fi un opamp.Dacă este aşa, ar trebui să nu au nici un comutator de scurtă în întreaga ieşire, nici să fie shorted împotriva sursă.De exemplu, situaţia poate fi diferită pentru o OTA şi o sursă de curent ca semnal de intrare.Sper, că a spus de hârtie este în măsură să clarifice operaţiunea de circuit până în prezent, contribuţia prezente în mod evident, nu se poate.

PS: doar II-a observat, că circuitul iniţial a fost editat în timp, astfel încât sursa nu este shorted orice mai mult.Dar încă mai este de ieşire.

BTW: În cazul în care toţi participanţii de discuţii edita acolo postări în schimb?Este aproape de preface o discuţie, în opinia mea.De ce nu doar arată circuitul corectate, păstrând originalul, de asemenea.

 

Welcome to EDABoard.com

Sponsor

Back
Top