Cum să Selectaţi Foundry

R

Raptor

Guest
Daca ai fi fost de a alege / selecta o turnătorie pentru un proiect special ce prameters s-ar uita la tine?
Mai mult de la un punct de vedere tehnic decât costul?

 
"Cum a selecta o turnătorie (pentru standard de celule ASIC)?"Pentru a răspunde la această întrebare în mod satisfăcător, veţi avea nevoie să ştiţi o mulţime de detalii despre proiectul dumneavoastra.Pe partea tehnică, nu-i-au amestecat-semnal (analogic) componente, ca şi cum aş speciale / cerinţele O, PLLs, ADC / module Convertor DAC, R / F?Sau este un run-of-the-mill de proiectare digitală descrise complet într-un HDL (VHDL sau Verilog)?

IF Design planificat va necesita personalizate semnificative "sau analog / mixte blocuri de semnal, şi aveţi de gând să proiectarea lor in-house, atunci veţi avea nevoie în mod evident, o turnătorie pentru a vă oferi un set de proiectare de proces (PDK.) Toate Turnătorii de pură-play (SMIC, Chartered, TSMC, UMC) sunt dispuşi să furnizeze PDKs adecvate, pentru clienţii calificat.Există alte turnătorii (nu pur-play), care sublinia "la cheie" servicii.Ele sunt mai puţin probabil să vă dau un complet / PDK satisfăcătoare, analog atât de avansat / mixt-stuff semnalul nu este fezabil, probabil, de a face cu ei.

Şi ce despre volumul de proiect şi ciclul de viaţă al produsului?O cantitate limitată de producţie (mai puţin de 1000 alveole) va avea un mult mai mare marginală-cost (costul per unitate) decât o comandă uriaşă.Ce înseamnă acest lucru pentru tine, este că un design cu cantitate mică de fabricaţie să nu fie potrivit pentru un a alerga plin de producţie ASIC.Există unele vânzători ASIC sau partenerii de soluţii, care să ţină doar comenzi pentru această situaţie.Folosind un astfel de serviciu, indiferent dacă sa oferit de turnătorie în sine sau prin intermediul unui partener de terţe părţi, este în general mai ieftină decât fabbing directe pe linie o turnătorie de producţie completă.) Pentru un ordin de volum mare, veţi dori să se ocupe direct cu de turnare, în mod evident.

Ei bine, acum, să spunem că aveţi Verilog / VHDL RTL pentru proiectare digitale.Dar ştii ce să faci în continuare?Va aveţi nevoie de ajutor cu loc de & traseu, design-pentru-test (DFT), ceasul-copac, RDC / LVS?Cu alte cuvinte, nu ai nevoie de "ajutor capătul din spate", sau este de configurare companiei dvs. să se ocupe de această in-house?Aici 'instrument'-flow-ul "întrebare - a face tu propriul fata propria-to-back instrumente de scop, sau nu?Şi aici e în cazul în care devine confuz.În industria ASIC (prin "ASIC industrie", vreau să spun de afaceri de aşchii de fabricaţie pentru companii fabless), marketing foloseste doi termeni pentru a descrie instrument al clientului-flow-ul: 'ASIC COT "sau" "
Client înseamnă COT ", aflate în proprietatea-scule", şi după cum s-ar putea ghici, acest lucru înseamnă că se ocupă de toate activităţile de back-sfârşitul pe cont propriu.Fie că vă face ca in interiorul companiei dumneavoastra sau o subcontracteze unor servicii de un alt magazin de proiectare (cum ar fi easic, esilicon, etc), este de până la tine - toate PIESE TURNATE îi pasă de dumneavoastră este o complet, a statului-verificate fişier GDSII, pentru că este GDSII Singurul lucru pe care le acceptă de la tine (împreună cu hârtiile de producţie ordine.)
Alt instrument-flow-ul, pur şi simplu numit ASIC, înseamnă turnătorie în sine funcţionează backend pentru clientul său.Ai handoff o sintetizat-netlist (de la proiectare Compiler), unele calendarul-constrângeri, fizică şi a altor "active de proiectare" (cum ar fi PAD-ordine de apel, PIN-cesiune de pachete, etc), turnătorie ruleaza backend pe netlist dvs. (FloorPlan , DFT, locul si ruta, CTS, RDC / LVS) - o fac restul.La un moment dat, ei trimit înapoi o "netlist postroute" şi SDF-file (adnotare de sincronizare) - rulaţi poarta dvs. de-simulări la nivel înalt privind postroute-netlist/SDF (ai făcut plan de gate-Sims, nu?) În cazul în care sa bine, atunci vă înscrieţi-off release-la-de fabricaţie formular.Dacă nu, spuneţi turnătorie ce e greşit, şi ei încearcă să-l reparaţi (Sper sa nu trebuie să facă acest lucru.)

Sfaturi: experimentaţi companii IC (cum ar fi nVidia, ATI, Broadcom) nu COT-flow-ul.Ei au expertiza, forţa de muncă, şi de mare volum (ASIC) produse pentru a justifica cumpere toate EDA propriile-unelte (acestea sunt scumpe ...) Ei plătesc milliions pentru cei instrument-licenţe, dar a salva un pachet, deoarece acestea pot merge direct la TSMC / UMC / SMIC / Chartered, cu un gata-la-merge fişier GDSII.

Pentru ordine aceeaşi cantitate, instrumentul ASIC-flow-ul (nu COT) este mai costisitoare şi mai lent.Când handoff iniţială (non-plasate) netlist & constrângeri, turnătorie trebuie să ia în timp pentru a alerga backend.Cele mai multe turnătorii sunt destul de lent la acest (2-3 luni sau mai mult este comună. Cu COT, dacă aţi împărţit bun design, know-unelte de capacitate, şi pentru a evita calendarul / congestie / SI blocaje, puteţi activa backend în 3 săptămâni sau mai puţin.)

Cot tool-fluxurile de cele mai bune de lucru cu turnatorii pură joc-(UMC / TSMC / SMIC / Expert), precum şi de a lua acest traseu devine tu cel mai bun preţ "pe plachetă."Ca o chestiune de fapt, cea mai pură-joacă nu va face ASIC-flow-ul (nu în mod direct, oricum, poate prin intermediul unui partener de service.) Singurul lucru pe care să urmăriţi este de ambalare / testarea şi masca-comanda.Tipic digitale maskset ASIC-logic este un cost fix RNE pe care trebuie să le suporte - pentru 65nm, este USD aproximativ 1.3 milioane dolari.Pentru 130nm, cred că downto este vorba despre $ 500 mii USD.(Pentru dedicat mixte de semnal, de mare viteză, din metal extra-straturi, sau alte variante exotice proces, preţul urcă de aici ...) Oricum, RNE este un cost uriaş fixă, şi este acelaşi $ $ $ costul dacă tu Fab 1 napolitane, sau 1000000 napolitane.(Apropo, turnătorie va râde de tine dacă le spui aveţi de gând să fabbing doar 1 plachetă.)

Ne pare rău, aceasta este un pic afară de ordine.Revenind la ASIC-flow-ul, de ce alege fluxul ASIC?Ei bine, instrumente de backend sunt scumpe, greu să funcţioneze, şi cel mai important, poate compania dumneavoastră nu face tapeouts suficient pentru a justifica această cheltuială.Ei, de asemenea, mâner de testare de fabricaţie (după plachetele sunt fabbed), chip-ambalarea şi montaj, toate pentru tine.Pe deasupra, pentru producţia de limitate ruleaza, ASIC-flow-ul poate fi de fapt mai ieftine, în funcţie de regimul contractului.FAB oferind ASIC-flow-ul, în general, au un portofoliu de frumos de IP - totul, de la PLLs de mare viteză, pentru a PAD celula (I / O biblioteci) pentru SATA, PCI-E & DDR1/2/3, şi, posibil, completă, dovedit funcţională blocuri (SATA, Fibre-canal, transceiver GbE, etc) De exemplu, LSI Logic (diviziunea comerciant de turnare) asigurat o multime de ASIC-Business de la fluxul de autobuz gazdă-companii adaptor Qlogic & Emulex, pentru că a avut LSI-Fibre Channel şi altele de mare viteză de IP serial înainte de oricine altcineva.(Păcat că toată lumea off supărat prin introducerea HBA / RAID piaţa adaptor - nimic nu îndepărtează clienţii de turnătorie mai mult decât intrarea lor de piaţă şi de vânzare a produselor concurente!) Samsung oferă ARM7/9/11 mult, mult mai ieftin oricare din pură-play turnătorii (atunci când se compară un avans-time de licenţă de cost - recurente plata redevenţelor sunt probabil comparabile.) Revenind la punctul meu principal, "ASIC-flow-ul" turnătorii percepe o primă (în comparaţie cu COT-turnătorii de flux), din cauza valorii ", a adaugat Service - serviciul backend, testare / asamblare, mai mari sau mai bine-IP dovedit-portofoliu.

Reguli generale de degetul mare de retinut:

Turnare din procesul de "calitate" (de exemplu, procesul de scadenţă / stabilitate a lungul timpului, antecedente Track) variază de la fab la fab.TSMC este în general considerată ca fiind restante (de prima clasa.) Mai ieftin "" turnătorii (SMIC, Chartered) au variaţie proces mult mai mare (şi mai mare rată de D0 defect.) Cea mai bună analogie pot să spun este, " / - 5% rezistori toleranţă pentru $ 10, sau 10%, rezistenţe toleranţă pentru $ 6. "Având în vedere că pur-joacă proiect de lege privind o "pe napolitana" bază responsabilitatea (dacă testele de napolitana ca de lucru sau nu), este client de a face cu defecte (fie prin construirea de concediere în proiectare sau încetinirea ceasul jos, în cazul pieselor de lent .)

ASIC-flow-ul turnătorii aranja, în general, termenii livrabil @ 'Preţ fix per (KGD' die cunoscut bine).Deci, cel puţin te anuntam, exact cât de mult mai uşor de utilizat produsul primiţi, la ce preţ.

Pentru comenzi de producţie foarte mici, unele turnătorii oferi multi-wafer de proiect.TSMC apeluri cybershuttle că "În loc de a comanda o plachetă complet (şi masca-programate pentru o plachetă completă), veţi obţine o secţiune 3mm x 3mm pe o plachetă, împărtăşită de mulţi alţi clienţi.Fiecare 1 sau 2 luni, TSMC demară un a alerga Cybershuttle (cu napolitane partajat), aşa că pentru despre $ 100K-$ 200K USD, te întorci 100 sau individuale, aşa moare.(Aveţi în continuare responsabil pentru testarea si ambalaje.) Acest lucru este bun pentru realizarea de prototipuri proiecte mici.

Se face târziu, dar sper că i-am răspuns ceva folositor.

 

Welcome to EDABoard.com

Sponsor

Back
Top