Cum pot instantiate de miezuri generate de chipscope pro

C

clinton_mar

Guest
Eu folosesc "chipscope pro generator de bază" pentru a genera icoana, ila şi Vio cores.Now Am aceleaşi întrebări.
în primul rând, dacă trebuie să instantiate aceste miezuri manual în apoi HDL fişiere?
în al doilea rând, dacă este aşa, cum pot conecta la
un "control" semnale din toate aceste trei miezuri.Care sunt "control" semnale utilizate pentru?
În al treilea rând, Acum am conecta la semnalele de control - control0, control1 (36-bit lăţime) de imagine pentru a ila şi Vio separatelly. există unele erori au apărut când am traduce de proiectare, după cum urmează:Release 6.3.03i - ngdbuild G.38
Copyright (c) 1995-2004 Xilinx,
Inc Toate drepturile rezervate.

Linie de comandă: ngdbuild-intstyle ISE-zz
f: \ practică \ chipscopepro_exam \ count_chipscopepro \ conta / _ngo-uc top_count.ucf-p
xc2v1000-fg456-4 top_count.ngc top_count.ngd

Reading ONG fişier
"F: / practică / chipscopepro_exam / count_chipscopepro / conta / top_count.ngc" ...
Reading componentă biblioteci pentru design de expansiune ...
Launcher: "ila.ngo" este de până la data de.
Se incarca modul de proiectare
"f: \ practică \ chipscopepro_exam \ count_chipscopepro \ conta \ _ngo \ ila.ngo" ...
null
Launcher: "vio.ngo" este de până la data de.
Se incarca modul de proiectare
"f: \ practică \ chipscopepro_exam \ count_chipscopepro \ conta \ _ngo \ vio.ngo" ...
EROARE: NgdBuild: 76 - File
"f: \ practică \ chipscopepro_exam \ count_chipscopepro \ conta \ _ngo \ vio.ngo" nu poate
fi unite în bloc "i_vio" (tip = "Vio"), pentru că unul sau mai multe insigne pe
bloc, inclusiv PIN-ul "sync_in", nu s-au găsit în dosar.Vă rugăm să vă asiguraţi
că toate insigne pe instantiated componentă meci de pin, în partea de jos nivel
design bloc (indiferent de caz).În cazul în care există bussed PINS pe acest bloc,
asiguraţi-vă că partea superioară a-şi nivelul mai scăzut nivel de netlists utilizeze acelaşi
autobuz-convenţie de denumire.
Launcher: "icon.ngo" este de până la data de.
Se incarca modul de proiectare
"f: \ practică \ chipscopepro_exam \ count_chipscopepro \ conta \ _ngo \ icon.ngo" ...
null

Adnotare a constrângerilor de design de la dosar "top_count.ucf" ...

Verificarea caietului de sarcini calendarul ...
Verificarea extinse de design ...
EROARE: NgdBuild: 604 - logic bloc "i_vio" cu tipul "Vio" nu a putut fi
rezolvate.Un nume de cod PIN misspelling poate provoca acest lucru, sau o lipsă Edif NGC fişier,
sau de la un tip misspelling nume.Simbolul "Vio" nu este acceptat în ţintă
"virtex2".
AVERTISMENT: NgdBuild: 454 - logic net "control0 <11> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <7>" nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <10> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 452 - logic net "control1 <3>" nu are nici un driver
AVERTISMENT: NgdBuild: 454 - logic net "control0 <35> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <34> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <33> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <32> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <31> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <30> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <29>" nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <28>" nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <27>" nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <26> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <25> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <24> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <23> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <22> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <21> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <18> 'nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <17>" nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <16>" nu are nici o sarcină
AVERTISMENT: NgdBuild: 454 - logic net "control0 <15> 'nu are nici o sarcină

NGDBUILD Design Rezultate Sumar:
Numărul de erori: 2
Numărul de avertizări: 23

Total memorie este 44572 kilobytesUnul sau mai multe erori au fost descoperite în timpul NGDBUILD.Nu NGD dosar va fi scris.

Scrierea NGDBUILD fişier jurnal "top_count.bld" ...

Ce
e de probleme?

Mulţumesc pentru ajutor

<img src="http://www.edaboard.com/images/smiles/icon_smile.gif" alt="Zâmbi" border="0" />
 
se referă la documente chipscope conexiune pentru detalii,

u dacă doriţi să aveţi o idee clară despre chipscope pro
se referă la site-ul acolo www.demosondemand.com u vizualiza o demonstraţie video despre
de utilizare a chipscope pro folosire în mod clar.

 
mulţumesc u au_sun!
Am vizualizat de demonstraţie video înainte, dar în această demonstraţie de "chipscope pro generator de bază", ea nu-mi spui cum să adăugaţi miezuri de HDL fişiere şi cum să Connet toate aceste semnale de miezuri.
Acum trebuie instantiated aceste miezuri manual în HDL imagini, dar eu trebuie să fi greşit conexiune de core-semnale, astfel încât există unele erori au apărut când am traduce de proiectare.Acest raport este de mai sus.
Vă mulţumim!!

 
de control al portului de pictograma de bază este de a fi conectat cu ila sau Vio-core de control în port
nu instantiate o icoana de bază, cu numărul de porturi de control mai mult decât ila sau Vio de bază pe care doriţi să-l utilizaţi.

Sper că acest lucru vă va ajuta.

 
A generat vii cu miezuri. Vho imagini ..aceste fişiere conţine şabloane de modul în care puteţi instantiate de miezuri în DUT.Apoi, adăugaţi. NGC fişierul pe directorul de punere în aplicare şi să rulaţi sinteză.

 

Welcome to EDABoard.com

Sponsor

Back
Top