Are suport pentru a se comporte ca asta?

W

wesspower

Guest
Vă rugăm să consultaţi de racordare pentru mai multe detalii despre circuit şi problema.

Eu cred ca am folosi 1.6 tehnologia Micro (model de condiment de la University).

Aici este modelul de condiment pentru tranzistorul NMOS şi pmos:

Simulator lang = condiment
NMOS. NMOS model de
Nivel = 1 VTO = 1 KP = 16u gamma = 1.3 lambda = 0,01
Phi = 0.7 PB = 0.80 MJ = 0,5 mjsw = 0.3 cgbo = 200p cgso = 350p cgdo = 350p
CJ = 300U cjsw = 500p ld = 0.8u tox = 80N

pmos. pmos model de
Nivel = 1 VTO =- 1 KP = 8u gamma = 0.6 lambda = 0.02
Phi = 0.6 PB = 0,50 MJ = 0,5 mjsw = 0,25 cgbo = 200p cgso = 350p cgdo = 350p
CJ = 150u cjsw = 400p ld = 0.8u tox = 80N

Nu sunt sigur că nu ID-ul de suport pentru a se comporte asa.
dacă am setat lăţimea şi lungimea de a Lăţimea minimă (în această tehnologie, este de orice valoare care este mai presus 1.60, 1.61, prin urmare, am setat.

În experiment, am stabilit Vdrain = 2 Volt, şi Vgate = 2 Volt, şi nu de analiză parametru (în acest caz, ambele lăţimea şi lungimea 1.61 - 4, lăţimea şi lungimea se păstra întotdeauna în 1), precum şi complot grafic id

Vă rugăm să comentariu crezut si teorie.Mulţumesc

 
Ne pare rău, băieţi, în final, am înţeles modelul de tranzistor MOS.

 

Welcome to EDABoard.com

Sponsor

Back
Top